Use tCCDMW for masked write in LPDDR4
This commit is contained in:
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 4,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 4,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 6,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 9,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 10,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 12,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 15,
|
||||
"CMDCKE": 4,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 17,
|
||||
"CMDCKE": 4,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 4,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 4,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 6,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 9,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 10,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 12,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 15,
|
||||
"CMDCKE": 4,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -15,6 +15,7 @@
|
||||
"memoryType": "LPDDR4",
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 17,
|
||||
"CMDCKE": 4,
|
||||
"DQS2DQ": 0,
|
||||
|
||||
@@ -65,6 +65,7 @@
|
||||
},
|
||||
"memtimingspec": {
|
||||
"CCD": 8,
|
||||
"CCDMW": 32,
|
||||
"CKE": 12,
|
||||
"CMDCKE": 3,
|
||||
"DQS2DQ": 2,
|
||||
|
||||
Reference in New Issue
Block a user